スリーステートロジック

著者: Randy Alexander
作成日: 25 4月 2021
更新日: 1 J 2024
Anonim
トライステートバッファ
ビデオ: トライステートバッファ

コンテンツ

定義-スリーステートロジックの意味

スリーステートロジックは、電子回路で使用されるロジックで、3番目の状態であるハイインピーダンス状態が、ポートが入ることができる元の1および0のロジック状態に追加されます。回路、まるでそれの一部ではないかのように。したがって、高インピーダンスの3番目の状態では、ポートからの出力は1でも0でもありませんが、ポートは存在しないように見えます。


スリーステートロジックは、トライステートロジックとも呼ばれます。

Microsoft AzureとMicrosoft Cloudの紹介|このガイドを通して、クラウドコンピューティングとは何か、Microsoft Azureを使用してクラウドからビジネスを移行および実行する方法を学習します。

Techopediaはスリーステートロジックについて説明します

スリーステートロジックは、複数の回路が同じ出力またはバスラインを共有できるようにするために使用されますが、同時に複数のデバイスまたは回路をリッスンできない場合があります。このように、高インピーダンス状態は、使用されていない回路をブロックするセレクターとして機能します。前述のように、高インピーダンス状態の概念全体は、まるで接続されていないかのように、回路またはデバイスの影響を残りの回路から効果的に除去することです。 1つのデバイスを高インピーダンスにすることは、通常、同じリードに同じ方法で直接接続された他のデバイスとの短絡を防ぐために使用されます。これにより、両方のデバイスが同時に駆動されることも防止されます。回路全体が誤動作します。

スリーステートロジックは、4000および7400シリーズのほとんどのバスドライバー、レジスタ、フリップフロップ、および他の多くのデバイスに実装されています。スリーステートロジックは、マイクロプロセッサ、RAM、メモリなどの多くの集積回路、および周辺機器で使用される多くのチップで一般的に内部的に使用されます。これらの多くは、出力リードまたはピンを高インピーダンス状態にするか、負荷を駆動するか、つまり標準1または0を出力するかを示す、アクティブロー入力と呼ばれるものによって制御されます。